• ВХОД
  •  

    Полное описание

    Gopalakrishnan, P. Direct transistor-level layout for digital blocks / P. Gopalakrishnan, R. A. Rutenbar ; SpringerLink (Online service). - Boston, Ma : Springer Science + Business Media Inc., 2005. - on-line. - URL: http://dx.doi.org/10.1007/b117054. - ISBN 978-1-402-08063-0

    ГРНТИ УДК
    50.09.29004.312'12

    Рубрики:
    Интегральные схемы цифровые -- Проектирование -- Автоматизация

    Доп. точки доступа:
    Rutenbar, R.A.
    SpringerLink (Online service)

    http://dx.doi.org/10.1007/b117054


    Держатели документа:
    Государственная публичная научно-техническая библиотека России : 123298, г. Москва, ул. 3-я Хорошевская, д. 17 (Шифр в БД-источнике (KATBW): 621.384.001.2-52/G64-007819)

    Шифр в сводном ЭК: 889c5a6557facf3ba3a7cc0285148032



    Просмотр издания