• ВХОД
  •  

    Полное описание

    Ж2-21/70724
    004.3/С 603
    Соловьев, Валерий Васильевич. Проектирование функциональных блоков встраиваемых систем на FPGA / В. В. Соловьев. - Москва : Горячая линия - Телеком, 2021. - 348 с. : ил. + 500. - Библиогр.: с. 336 (16 назв.). - Предм. указ.: с. 337-341. - ISBN 978-5-9912-0880-2 : 671 р. - Текст : непосредственный.
    ГРНТИ УДК
    50.09.29004.3'12

    Рубрики:
    Дискретные устройства -- Проектирование -- Автоматизация

    Кл.слова (ненормированные): блоки встроенной памяти -- программирования языки - verilog -- микропрограммные автоматы -- блок-схемы автоматов -- конечные автоматы -- встроенные процессоры -- блоки цифровой обработки сигналов -- подсистемы синхронизации -- блоки фазовой автоподстройки частоты
    Аннотация: Рассмотрены основы проектирования функциональных блоков, которые наиболее часто встречаются во встраиваемых системах, на программируемых пользователем вентильных матрицах FPGA (field programmable gate array – FPGA). Рассмотрено проектирование на FPGA путем описания на языке Verilog и с помощью IP-ядер блоков памяти различного типа: одно-портовой, двух-портовой RAM, ROM, FIFO, LIFO, а также сдвиговых регистров в блоках встроенной памяти. Представлено несколько методик проектирования устройств управления: в виде микропрограммного автомата (МПА) по граф-схеме алгоритма (ГСА), на основе блок-схем автоматов (ASM), а также на основе блок-схем автоматов с трактом обработки данных (ASMD) и конечных автоматов с трактом обработки данных (FSMD). Приведена методика проектирования на FPGA одно-тактового процессора, а также три методики проектирования много-тактовых процессоров. Особое внимание уделено отладке процессора PIC и оценке его производительности, приводятся рекомендации по увеличению производительности процессоров. Представлена общая методология проектирования цифровых фильтров, рассмотрен пример разработки цифрового фильтра в системе MATLAB, моделирования фильтра в системе ModelSim и реализация фильтра на FPGA в системе Quartus. Рассмотрены вопросы проектирования подсистем синхронизации встраиваемых систем на FPGA. Описаны принципы функционирования блоков фазовой автоподстройки частоты PLL, особенности архитектуры и функционирования блоков PLL в FPGA, а также способы конфигурирования блоков PLL в проектах на FPGA.Для специалистов в области разработки встраиваемых систем, научных работников, аспирантов.Экз-ры полностью Ж2-21/70724
    Имеются экземпляры в отделах: всего 1 : ПНТ (1)
    Свободны: ПНТ (1)



    Заказ фрагмента документа ₽